當前位置:歷史故事大全網 - 故事大全 - 急求助壹篇學習心得!

急求助壹篇學習心得!

數字電子技術課程設計報告

壹、設計目的

數字鐘是壹種用數字電路技術實現時、分、秒計時的裝置,與機械式時鐘相比具有更高的準確性和直觀性,且無機械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。

數字鐘從原理上講是壹種典型的數字電路,其中包括了組合邏輯電路和時序電路。

因此,我們此次設計與制做數字鐘就是為了了解數字鐘的原理,從而學會制作數字鐘.而且通過數字鐘的制作進壹步的了解各種在制作中用到的中小規模集成電路的作用及實用方法.且由於數字鐘包括組合邏輯電路和時敘電路.通過它可以進壹步學習與掌握各種組合邏輯電路與時序電路的原理與使用方法.

二、設計要求

(1)設計指標

① 時間以12小時為壹個周期;

② 顯示時、分、秒;

③ 具有校時功能,可以分別對時及分進行單獨校時,使其校正到標準時間;

④ 計時過程具有報時功能,當時間到達整點前10秒進行蜂鳴報時;

⑤ 為了保證計時的穩定及準確須由晶體振蕩器提供表針時間基準信號。

(2)設計要求

① 畫出電路原理圖(或仿真電路圖);

② 元器件及參數選擇;

③ 電路仿真與調試;

④ PCB文件生成與打印輸出。

(3)制作要求 自行裝配和調試,並能發現問題和解決問題。

(4)編寫設計報告 寫出設計與制作的全過程,附上有關資料和圖紙,有心得體會。

三、原理框圖

1.數字鐘的構成

數字鐘實際上是壹個對標準頻率(1HZ)進行計數的計數電路。由於計數的起始時間不可能與標準時間(如北京時間)壹致,故需要在電路上加壹個校時電路,同時標準的1HZ時間信號必須做到準確穩定。通常使用石英晶體振蕩器電路構成數字鐘。

(a) 數字鐘組成框圖

2.晶體振蕩器電路

晶體振蕩器電路給數字鐘提供壹個頻率穩定準確的32768Hz的方波信號,可保證數字鐘的走時準確及穩定。不管是指針式的電子鐘還是數字顯示的電子鐘都使用了晶體振蕩器電路。壹般輸出為方波的數字式晶體振蕩器電路通常有兩類,壹類是用TTL門電路構成;另壹類是通過CMOS非門構成的電路,本次設計采用了後壹種。如圖(b)所示,由CMOS非門U1與晶體、電容和電阻構成晶體振蕩器電路,U2實現整形功能,將振蕩器輸出的近似於正弦波的波形轉換為較理想的方波。輸出反饋電阻R1為非門提供偏置,使電路工作於放大區域,即非門的功能近似於壹個高增益的反相放大器。電容C1、C2與晶體構成壹個諧振型網絡,完成對振蕩頻率的控制功能,同時提供了壹個180度相移,從而和非門構成壹個正反饋網絡,實現了振蕩器的功能。由於晶體具有較高的頻率穩定性及準確性,從而保證了輸出頻率的穩定和準確。

(b) CMOS 晶體振蕩器(仿真電路)

3.時間記數電路

壹般采用10進制計數器如74HC290、74HC390等來實現時間計數單元的計數功能。本次設計中選擇74HC390。由其內部邏輯框圖可知,其為雙2-5-10異步計數器,並每壹計數器均有壹個異步清零端(高電平有效)。

秒個位計數單元為10進制計數器,無需進制轉換,只需將QA與CPB(下降沿有效)相連即可。CPA(下降沒效)與1HZ秒輸入信號相連,Q3可作為向上的進位信號與十位計數單元的CPA相連。

秒十位計數單元為6進制計數器,需要進制轉換。將10進制計數器轉換為6進制計數器的電路連接方法如圖 2.4所示,其中Q2可作為向上的進位信號與分個位的計數單元的CPA相連。

十進制-六進制轉換電路

分個位和分十位計數單元電路結構分別與秒個位和秒十位計數單元完全相同,只不過分個位計數單元的Q3作為向上的進位信號應與分十位計數單元的CPA相連,分十位計數單元的Q2作為向上的進位信號應與時個位計數單元的CPA相連。

時個位計數單元電路結構仍與秒或個位計數單元相同,但是要求,整個時計數單元應為12進制計數器,不是10的整數倍,因此需將個位和十位計數單元合並為壹個整體才能進行12進制轉換。利用1片74HC390實現12進制計數功能的電路如圖(d)所示。

(d)十二進制電路

另外,圖(d)所示電路中,尚余-2進制計數單元,正好可作為分頻器2HZ輸出信號轉化為1HZ信號之用。

4.譯碼驅動及顯示單元電路

選擇CD4511作為顯示譯碼電路;選擇LED數碼管作為顯示單元電路。由CD4511把輸進來的二進制信號翻譯成十進制數字,再由數碼管顯示出來。這裏的LED數碼管是采用***陰的方法連接的。

計數器實現了對時間的累計並以8421BCD碼的形式輸送到CD4511芯片,再由4511芯片把BCD碼轉變為十進制數碼送到數碼管中顯示出來。

5.校時電路

數字鐘應具有分校正和時校正功能,因此,應截斷分個位和時個位的直接計數通路,並采用正常計時信號與校正信號可以隨時切換的電路接入其中。即為用COMS與或非門實現的時或分校時電路,In1端與低位的進位信號相連;In2端與校正信號相連,校正信號可直接取自分頻器產生的1HZ或2HZ(不可太高或太低)信號;輸出端則與分或時個位計時輸入端相連。當開關打向下時,因為校正信號和0相與的輸出為0,而開關的另壹端接高電平,正常輸入信號可以順利通過與或門,故校時電路處於正常計時狀態;當開關打向上時,情況正好與上述相反,這時校時電路處於校時狀態。

實際使用時,因為電路開關存在抖動問題,所以壹般會接壹個RS觸發器構成開關消抖動電路,所以整個較時電路就如圖(f)。

(f)帶有消抖電路的校正電路

6.整點報時電路

電路應在整點前10秒鐘內開始整點報時,即當時間在59分50秒到59分59秒期間時,報時電路報時控制信號。

當時間在59分50秒到59分59秒期間時,分十位、分個位和秒十位均保持不變,分別為5、9和5,因此可將分計數器十位的QC和QA 、個位的QD和QA及秒計數器十位的QC和QA相與,從而產生報時控制信號。

報時電路可選74HC30來構成。74HC30為8輸入與非門。

四、元器件

1.四連面包板1塊(編號A45)

2.鑷子1把

3.剪刀1把

4.***陰八段數碼管6個

5.網絡線2米/人

6.CD4511集成塊6塊

7.CD4060集成塊1塊

8.74HC390集成塊3塊

9.74HC51集成塊1塊

10.74HC00集成塊4塊

11.74HC30集成塊1塊

12.10MΩ電阻5個

13.500Ω電阻14個

14.30p電容2個

15.32.768k時鐘晶體1個

16.蜂鳴器10個(每班)

1) 芯片連接圖

1)74HC00D 2)CD4511

3)74HC390D 4)74HC51D

2.面包板的介紹

面包板壹塊總***由五部分組成,壹豎四橫,面包板本身就是壹種免焊電板。

面包板的樣式是:

面包板的註意事項:

1.面包板旁壹般附有香蕉插座,用來輸入電壓、信號及接地。

2.上圖中連著的黑線表示插孔是相通的。

3.拉線時,盡量將線緊貼面包板,把線成直角,避免交叉,也不要跨越元件。

4.面包板使用久後,有時插孔間連接銅線會發生脫落現象,此時要將此排插孔做記號。並不再使用。

五、各功能塊電路圖

數字鐘從原理上講是壹種典型的數字電路,可以由許多中小規模集成電路組成,所以可以分成許多獨立的電路。

(壹) 六進制電路

由74HC390、7400、數碼管與4511組成,電路如圖壹。

(二) 十進制電路

由74HC390、7400、數碼管與4511組成,電路如圖二。

(三) 六十進制電路

由兩個數碼管、兩4511、壹個74HC390與壹個7400芯片組成,電路如圖三。

(四) 雙六十進制電路

由2個六十進制連接而成,把分個位的輸入信號與秒十位的Qc相連,使其產生進位,電路圖如圖四。

(五) 時間計數電路

由1個十二進制電路、2個六十進制電路組成,因上面已有壹個雙六十電路,只要把它與十二進制電路相連即可,詳細電路見圖五。

(六) 校正電路

由74CH51D、74HC00D與電阻組成,校正電路有分校正和時校正兩部分,電路如圖六。

(七) 晶體振蕩電路

由晶體與2個30pF電容、1個4060、壹個10兆的電阻組成,芯片3腳輸出2Hz的方波信號,電路如圖七。

(八) 整點報時電路

由74HC30D和蜂鳴器組成,當時間在59:50到59:59時,蜂鳴報時,電路如圖八。

六、總接線元件布局簡圖

整個數字鐘由時間計數電路、晶體振蕩電路、校正電路、整點報時電路組成。

其中以校正電路代替時間計數電路中的時、分、秒之間的進位,當校時電路處於正常輸入信號時,時間計數電路正常計時,但當分校正時,其不會產生向時進位,而分與時的校位是分開的,而校正電路也是壹個獨立的電路。

電路的信號輸入由晶振電路產生,並輸入各電路。

簡圖如圖九。

七、芯片連接總圖

因仿真與實際元件上的差異,所以在原有的簡圖的基礎上,又按實際布局畫了這張按實際芯片布局的接線圖,如圖十。

八、總結

1. 實驗過程中遇到的問題及解決方法

① 面包板測試

測試面包板各觸點是否接通。

② 七段顯示器與七段譯碼器的測量

把顯示器與CD4511相連,第壹次接時,數碼管完全沒有顯示數字,檢查後發現是數碼管未接地而造成的,接地後發現還是無法正確顯示數字,用萬用表檢測後,發現是因芯片引腳有些接觸不良而造成的,所以確認芯片是否接觸良好是非常重要的壹件事。

③ 時間計數電路的連接與測試

六進制、十進制都沒有什麽大的問題,只是芯片引腳的老問題,只要重新插過芯片就可以解決了。但在六十進制時,按圖接線後發現,顯示器上的數字總是100進制的,而不是六十進制,檢測後發現無論是線路的連通還是芯片的接觸都沒有問題。最後,在重對連線時發現是線路接錯引腳造成的,改過之後,顯示就正常了。

④ 校正電路

因上面程因引腳接錯而造成錯誤,所以校正電路是完全按照仿真圖所連的,在測試時,開始進行時校時時,沒有出現問題,但當進行到分校時時,發現計數電路的秒電路開始亂跳出錯。因此,電路壹定是有地方出錯了,在反復對照後,發現是因為在接入校正電路時忘了把秒十位和分個位之間的連線拿掉而造成的,因此,在接線時壹定要註意把不要的多余的線拿掉。

2. 設計體會

通過這次對數字鐘的設計與制作,讓我了解了設計電路的程序,也讓我了解了關於數字鐘的原理與設計理念,要設計壹個電路總要先用仿真仿真成功之後才實際接線的。但是最後的成品卻不壹定與仿真時完全壹樣,因為,再實際接線中有著各種各樣的條件制約著。而且,在仿真中無法成功的電路接法,在實際中因為芯片本身的特性而能夠成功。所以,在設計時應考慮兩者的差異,從中找出最適合的設計方法。

通過這次學習,讓我對各種電路都有了大概的了解,所以說,坐而言不如立而行,對於這些電路還是應該自己動手實際操作才會有深刻理解。

3. 對設計的建議

我希望老師在我們動手制作之前應先告訴我們壹些關於所做電路的資料、原理,以及如何檢測電路的方法,還有關於檢測芯片的方法。這樣會有助於我們進壹步的進入狀況,完成設計

  • 上一篇:安徒生童話故事《雪人》
  • 下一篇:一年级所有生字组词表
  • copyright 2024歷史故事大全網